XCZU11EG-3FFVC1760E integrira značilnosti bogato 64-bitno štirikolesno ali dvojno roko v eni napravi ® Cortex-A53 obdelovalni sistem in programirljivo logično arhitekturo Ultracale, ki temelji na dvojnem jedrišču ARM Cortex-R5F. Poleg tega vključuje tudi pomnilnik na čipu, več vrat zunanjih pomnilniških vmesnikov in bogatih vmesnikov periferne povezave.
XCZU47DR-L2FFVG1517I XILINX XC7A100T-2FG676I lahko doseže večjo stroškovno učinkovitost v več vidikih, vključno z logiko, obdelavo signalov, vgrajenim pomnilnikom, LVD-jem I/O, pomnilniškim vmesnikom in oddajniki. Artix-7 FPGA so kot nalašč za stroškovno občutljive aplikacije, ki zahtevajo vrhunsko funkcionalnost.
Čip XCZU15EG-2FVVB1156I je opremljen s 26,2 MBIT vgrajenim pomnilnikom in 352 vhodnimi/izhodnimi sponkami. 24 DSP oddajnik, ki je sposoben stabilnega delovanja pri 2400MT/s. Obstajajo tudi 4 10G SFP+optični vmesniki, 4 40G QSFP optični vmesniki, 1 USB 3.0 vmesnika, 1 Gigabit Network Interface in 1 DP vmesnik. Plošča ima v zaporedju napajanje samokontrole in podpira več načinov zagona
Kot član čipa FPGA ima XCVU9P-2FLGA2104I 2304 programirljive logične enote (PLS) in 150 MB notranjega pomnilnika, kar zagotavlja urno frekvenco do 1,5 GHz. Zagotovil 416 vhodnih/izhodnih zatičev in 36,1 MBIT distribuiranega RAM -a. Podpira tehnologijo programirljive vrat za vrat (FPGA) in lahko doseže prilagodljiv dizajn za različne aplikacije
XCKU060-2FFVA1517I je bil optimiziran za zmogljivost sistema in integracijo v okviru 20NM procesa in sprejme tehnologijo Silicon Interconnect (SSI) z enim čipom in naslednjo generacijo. Ta FPGA je tudi idealna izbira za intenzivno obdelavo DSP, ki je potrebna za medicinsko slikanje naslednje generacije, 8K4K video in heterogeno brezžično infrastrukturo.
Naprava XCVU065-2FFVC1517I zagotavlja optimalno delovanje in integracijo pri 20Nm, vključno s serijsko V/I pasovno širino in logično zmogljivostjo. Kot edini višjega cenovnega FPGA v industriji 20NM procesnih vozlišč je ta serija primerna za aplikacije, ki segajo od 400 g omrežij do obsežnega oblikovanja/simulacije prototipov ASIC.